本课程的学习目标是使学生更深入地理解和掌握FPGA程序分析与设计的基本方法,熟练运用Verilog HDL硬件描述语言,应用可综合设计和层次化设计方法,熟练运用ISE、ModelSim、Synplify、ChipScope等软件工具。 课程立足于FPGA逻辑设计与可综合方法,为FPGA优化设计奠定基础,能够为未来软硬件协同设计提供底层优化方案。